刘小姐 简历编号:J113297 更新时间:2014-12-17 浏览次数:2096
意向岗位:技术主管/项目主管,通信系统集成与开发
工作经验: 6年 期望薪资: 8000元以上
个人信息
性别: 出生年月:1981-06-07
婚姻状况: 未婚 国籍:中国
户籍:西安市 民族:汉族
现居地:天津市 职称: 暂无
学历:硕士 专业:通信类
学校:西北工业大学 身高:161CM
体重:63KG
联系方式
手机: ***********  手机已验证 QQ: ***********
邮箱: ***********  邮箱未验证 联系地址:天津市津南区
自我评价
自我评价:认真负责,乐于接受挑战
求职意向
意向岗位:技术主管/项目主管,通信系统集成与开发 ( 普通职位 ) 意向职位:硬件工程师
期望薪资:8000元以上 熟悉厂商:-
熟悉网络:- 意向地区:天津市
到岗时间:一个月内
职位目标:生活态度积极乐观,乐于接受挑战,从不轻言放弃。有学习的热情,有毅力,具有很强的团队精神和沟通协调能力。
教育经历
2005年08月 - 2008年03月   西北工业大学  
学历:硕士
专业:通信类
专业描述:数据通信  信号处理
2001年08月 - 2005年05月   河北建筑工程学院  
学历:本科
专业:动力电气类
专业描述:模拟电子技术  数字电子技术
工作经验
2013年11月 - 2014年03月   天津视讯软件有限公司   通信工程公司   以太网测试部
工作描述:1、以太网测量板,负责此测量板的电路原理图和PCB设计,主芯片是xilinx的Zynq-7000(XC7Z030)和spartant-6(XC6SLX45T),其中Zynq-7000可分成处理器系统部分(相当于ARM9)和可编程逻辑部分, Zynq-7000的可编程逻辑部分驱动一个1G以太网(PHY芯片88E1512)电口和光口、10G以太网光口以及DDR3存储器,spartant-6驱动一个1G以太网(PHY芯片88E1512)电口和光口以及DDR3存储器,Zynq-7000的处理器系统部分用来处理各个端口传来的数据。以太网各个PHY芯片的工作时钟都是由PLL(AD9558)来提供的,此测量板还有Bits(芯片DS26503)时钟接口,为同步以太提供基准时钟。
2、手持E1/T1与以太网测量仪,负责此仪器测量板的元器件的选择和整体方案的设计以及电路原理图、PCB的设计,主芯片spartant-6(XC6SLX45T)驱动一个1G以太网(PHY芯片88E1512)电口和光口、E1/T1的PHY芯片(XRT83L30)以及DDR3存储器。各个PHY芯片的工作时钟都是由PLL(AD9558)来提供的, Bits(芯片XRT83L30)时钟接口,为同步以太和E1/T1提供基准时钟。
2010年07月 - 2013年11月   天津光电集团   科研设计、科研开发   技术中心
工作描述:1、电源监测系统,负责电路原理图和PCB设计,同时进行软硬件调试。此项目的主控芯片是c8051f020,利用单片机自身带的AD采集外部要监测的电源交流电压、电流的有效值,然后经过一定的处理,将数据通过串口发送给外部设备。此项目的开发语言:C
2、变频器数字控制单元的设计,负责电路原理图和PCB设计,同时进行整板调试和编写底层驱动程序。此控制电路主处理器是c8051f020,主要用来控制AD、DA和频率综合器(ads41113)等,开发语言:C
3、车载智能管理系统,负责电路原理图和PCB设计,同时进行硬件调试和软件编写。此项目主芯片是stm32f103vct6,主要是控制液晶驱动器ssd1963、sd卡、触摸屏、2.4g无线模块等,开发语言:C
4、视频会议系统,负责电路原理图、PCB设计,FPGA用的是xilinx  (Virtex-5系列)在此项目中FPGA接收ARM0传来的数据,然后对数据加解密后,再传给ARM1,ARM1通过网口传给外部设备,加解密算法用的是AES.开发语言:VHDL
2008年03月 - 2009年11月   国家无线电频谱管理研究所   科研设计、科研开发   事业二部
工作描述:1、移动频谱监测车的测试及联调部分,移动频谱监测车主要是监测一些信号的来源及位置。整个系统主要是HR100接收机/计算机、天线控制单元、北斗终端/GPS以及其他通信设备所集成。
2、以太网供电电源板的设计,负责电路原理图和PCB的设计并调试。此项目是把原来只能通过RJ45接头进行传输通信形式的交换机改为利用航空插头进行连接,有利于装车时接口的固定。
3、自动天线倒伏装置控制电路设计,负责电路原理图和PCB设计。此项目是利用AVR单片机ATmega128控制电机驱动器,同时电机驱动器对步进电机进行控制,以便控制天线的升起和降下。
4、射频信号箱控制电路设计,负责电路原理图和PCB设计,同时进行整板调试和编写底层驱动程序。此控制电路的主处理器是ATmega128,主要用于接收网口传回来的数据指令,以便控制FPGA(EP1C12Q240C8)I/O输出电平信号。通过控制32路I/O开关量,来选择各种配接设备或天线。此项目开发语言:C、VHDL